|
Umeå universitettillämpad fysik och elektronikDatorteknikHåkan Joëlson
|
bet | 3/6 | Sana | 04.01.2022 | Hajmi | 47.5 Kb. | | #11025 |
Uppgift 2 Heladderare
Beskriv med VHDL-kod en enbits heladderare som har insignalerna a0, b0 och Cin samt utsignalerna sum och Cut.
Figuren visar en enbits komparator. Beskriv en sådan i VHDL-kod med 2 ingångar, a och b, och tre utgångar som visar resultatet av komparationen enl. diagrammet. (Bara en utgång kan bli aktiv åt gången.)
Uppgift 4 Kodlås
Realisera sista uppgiften i laboration D161 med VHDL och enbart en PLD-kapsel.
Bara vissa koder ska godkännas och ska resultera i angivna utsignaler. Alla andra inmatade koder ska generera 00 ut.
Redovisa enligt examinationskraven för aktuell kurs, tex såsom specificerats på kursens hemsida.
Om inget finns angivet, redovisa
skriftligt med förarbete (något slags resonemang om avvägningar och beräkningar som ligger till grund för den lösning man väljer), VHDL-kod, simuleringsresultat, kopplingsschema
praktiskt genom att visa upp fungerande koppling för laborationshandledare.
|
| |