• Indikator Penilaian Bobot Nilai (%)
  • Nilai Akhir Bobot
  • Universitas hasanuddin makassar




    Download 31,21 Kb.
    bet2/2
    Sana04.01.2022
    Hajmi31,21 Kb.
    #10917
    1   2
    Minggu

    Ke :

    Materi

    Pembelajaran

    Bentuk

    Pembelajaran

    (Metode SCL)

    Kompetensi Akhir

    Sesi Pembelajaran

    Indikator Penilaian

    Bobot

    Nilai

    (%)

    1

    2

    3

    4

    5

    6

    1

    Pengantar

    Embedded System



    Tutorial+Quiz

    Memaham

    perancangan sistem

    dalam era teknologi

    tinggi







    2 - 3



    Blok Kekayaan

    Intelektual (blok IP)



    Kuliah + Quiz

    Mampu menggunakan

    program Quartus II

    untuk mendesain

    embedded system dan memahami verifikasi

    dan implementasi

    embedded system








    1

    2

    3

    4

    5

    6

    4 - 5

    Metodologi

    Embedded System



    Tutorial

    Memahami alur desian

    embedded system dan teknologi

    embedded processor








    6

    Perancangan embedded

    Prosesor





    Mampu memakai program cpugen







    7

    Perancangan Pencacah sebagai System Embedded

    Kuliah

    Mampu mendesain

    suatu


    embedded

    system








    8

    Ujian Tengah Semester

    Mid-Test

    Mampu menjelaskan secara terperinci proses atau alur desain dari sebuah embedded system dan mengimplementasikan pada studi sistem sederhana

    Tingkat pemahaman alur desain dan tingkat efektifitas dan efisiensi desain pada kasus nyata

    40

    9 - 13

    Perancangan sebagai Pencacah Embedded System

    Kuliah + Tutorial (Project Based Learning)

    Mampu mendesain embedded suatu system

    Tingkatan advance



    Kreatifitas dalam mendesain sebuah proyek embedded system sederhana dan keakuratan deskripsi desain

    30

    14 - 16

    Pemaparan hasil proyek

    Presentasi kelompok

    Mampu mendeskripsikan proyek melalui oral presentation

    Kejelasan deskripsi proyek dan hasil- hasil yang diperoleh

    30



    1. DAFTAR PUSTAKA




    1. CPU Generator, release 2.0, freeware, www.opencores.org/projects.cgi/web/cpugen/overview, Giovanni Ferrante

    2. Stephen Brown, Zvonko Vranesic. “Fundamentals of DigitalLogic with Verilog Design”. McGraw-Hill. ISBN 0-07- 282315-1.

    3. Neil H.E. Weste, Kamran Eshragian. “Principle of CMOS VLSI Design: A Systems Perspective”. Addison Wesley, 1993. ISBN 0-201-53376-6.

    4. Altera homepage (Quartus II CAD software): www.altera.com

    5. Specification and Design of Embedded Systems, R. Dömer et al., Department of Information and Computer Science, University of California

    6. Hardware/Software Co-Design, G. De Micheli and R. Rupta, Proc. IEEE, 85(3), March 1997, pp.349-365

    7. Hardware/Software CoDesign for FPGAs using C , David Pellerin, Impulse Accelerated Technologies, Embedded Systems Conference, San Francisco, March 2005

    8. Hardware Software Codesign of Embedded Systems , Rabi Mahapatra, Texas A&M University, Embedded Systems & Codesign Group




    1. KRITERIA PENILAIAN

    Kriteria penilaian mata kuliah ini adalah sebagai berikut :

    1. Kemampuan menjelaskan secara terperinci proses atau alur desain dari sebuah embedded system dan mengimplementasikan pada studi sistem sederhana. Penilaian diperoleh dari pemberian ujian tengah semester (40%)

    2. Kemampuan mendesain embedded suatu system tingkatan advance. Penilaian diperoleh dari proposal proyek yang diusulkan (30%)

    3. Kemampuan mendeskripsikan proyek embedded system yang telah diusulkan melalui oral presentation. Penilaian diperoleh dari presentasi proyek (30%)

    Transformasi nilai akhir huruf:


    Nilai Akhir

    Bobot

    A

    86 - 100

    A-

    81 - 85

    B+

    76 - 80

    B

    71 - 75

    B-

    66 - 70

    C+

    61 - 65

    C

    51 - 60

    D

    45 - 50

    E

     44




    Download 31,21 Kb.
    1   2




    Download 31,21 Kb.