Bipolyar tranzistorlarda yasalgan kalit sxemalar




Download 26,4 Kb.
bet4/7
Sana22.12.2023
Hajmi26,4 Kb.
#126968
1   2   3   4   5   6   7
Bog'liq
RQL 2 mustaqil ishi

Bipolyar tranzistorlarda yasalgan kalit sxemalar
BT da yasalgan sodda kalit sxemasi 63 – rasmda keltirilgan. Yuklama qarshiligi RK emitteri umumiy shinaga ulangan tranzistorning kollektor zanjiriga ulangan. Kalit ikkita turg‘un holatga ega bo‘lishi kerak: ochiq va berk.
Ochiq kalit holatiga tranzistorning to‘yinish yoki aktiv ish rejimi, berk holatga esa - berkilish rejimi mos keladi.
Agar tranzistor bazasiga manfiy kuchlanish berilsa (UKIR0V), u holda emitter va kollektor o‘tishlar teskari yo‘nalishda ulangan bo‘ladi, ya’ni berk holatda bo‘ladi. Bu vaqtda tranzistor kollektor tokining berkilish rejimida ishlaydi va kalit uzilgan holatda bo‘ladi. Berkilish rejimida tranzistor toklari mos ravishda

, ,
Natijada tranzistor kollektoridagi kuchlanish


, (mantiqiy bir U1)
bo‘lib, yuklamaning manbadan uzilgan holatiga mos keladi (kalit uzilgan).
Baza zanjirida RB rezistor mavjud bo‘lganda tranzistor baza kuchlanishi

(6.3)


Yuqori temperaturalarda kalit IK0 qiymati keskin ortadi va natijada emitter o‘tishdagi kuchlanish ham ortadi. Shu sababli berkilish rejimida tranzistor normal i
shlashi uchun quyidagi shart bajarilishi kerak

,
bu yerda UBO‘S – emitter o‘tishdagi musbat kuchlanish UBE bo‘lib, ushbu qiymat ortsa tranzistor berk rejimdan aktiv rejimga o‘tadi, ya’ni ochiladi.


Integral texnologiyada bajarilgan kremniyli tranzistorlar uchun UBO‘S=0,50,6
Agar UKIR=0, u holda shart quyidagicha qayta yoziladi.

UBO‘S=0,6 V va IK0=1mkA deb faraz qilsak, u holda RB.max=0,6 MOm ga teng bo‘ladi.
Kirishga UKIR0,7 V (mantiqiy bir U1) kuchlanish berilsa tranzistor aktiv yoki to‘yinish rejimida ishlaydi (kalit ulangan).
Kalit rejimda tranzistorning aktiv ish rejimi ma’qullanmaydi, chunki yuklamadagi tok faqat yuklama RK va manba kuchlanishi YeM kattaligi bilan emas, balki tranzistordagi kuchlanish pasayishi UKE bilan ham aniqlanadi,

,
ya’ni tranzistor xossalariga (parametrlarning o‘zgarishi va ularning temperaturaga bog‘liqligi) ham bog‘liq bo‘ladi. Bundan tashqari, aktiv rejimda tranzistorda qo‘shimcha quvvat sochiladi, sxemaning FIK kamayadi.


Integral texnologiyada bajarilgan kremniyli tranzistorlar uchun to‘yinish rejimida UChIQ=UKE0,25 V (mantiqiy nol U0). Analog sxemalarda alohida kalitlar qo‘llaniladi. Raqamli sxemalarda esa kalitli zanjirlar qo‘llaniladi. Bunday zanjirlarda har bir kalitni o‘zidan oldingi kalit boshqaradi va o‘z navbatida bu kalitning o‘zi keyingi kalit uchun boshqaruvchi hisoblanadi. Demak, agar oldingi kalitda tranzistor to‘yinish rejimi bo‘lsa, u holda bu kalit keyingi kalitni qayta ulashi mumkin emas.
Shunday qilib, agar kalit kirishiga mantiqiy nol potensiali berilsa, u holda uning chiqishida mantiqiy birga mos potensial hosil bo‘ladi va aksincha, ya’ni bunday kalit invers sxema hisoblanadi va invertor deb ataladi.
Asosiy dinamik parametrlaridan biri bo‘lib, sxemaning ulanish va uzilish vaqtidagi qayta ulanish jarayonlari bilan aniqlanadigan tezkorligi hisoblanadi. Sxema chiqishidagi kuchlanishning bo‘sag‘aviy qiymati, kirish signalini U0 dan U1 ga o‘zgartirganda ma’lum t1K vaqtiga, U1 dan U0 ga o‘zagtirganda t0K vaqtiga kechikadi. Kechikishlarga tranzistorlar qayta zaryadlanish sig‘imi va yuklama sabab bo‘ladi. Sxema tezkorligi o‘rtacha kechikish vaqti bilan aniqlanadi

.
Sxema iste’mol qilayongan tok ortsa, sig‘imlarning katta qayta zaryadlanish tezligi hisobiga qayta ulanish vaqti ortadi. Lekin bu vaqtda sxemaning iste’mol quvvati ortadi. Shu sababli o‘rtacha kechikish vaqti qayta ulanish ishi AQ=RtK deb ataluvchi kattalik bilan aniqlanadi. Zamonaviy IMSlar uchun Aq=10-12-10-14 Dj.




Download 26,4 Kb.
1   2   3   4   5   6   7




Download 26,4 Kb.

Bosh sahifa
Aloqalar

    Bosh sahifa



Bipolyar tranzistorlarda yasalgan kalit sxemalar

Download 26,4 Kb.