Gambar 2 Konfigurasi Pin IC 7107




Download 403.92 Kb.
Pdf ko'rish
bet4/13
Sana22.09.2022
Hajmi403.92 Kb.
#26260
1   2   3   4   5   6   7   8   9   ...   13
Bog'liq
adoc.pub otomatisasi-pemanas-air-di-tempat-pemandian-spa-de
LAPORAN PRAKTIKUM MOTOR SERVO 2A2 FADHILA RAHMADIA NANDRA DAN HAFIZ NUSAIR RAFIE
 
Gambar 2 Konfigurasi Pin IC 7107 
 
Gambar 3 Konstruksi Analog IC 7107 
1 Auto Zero (A-Z) 
Input IN-HI dan IN-LO tidak terhubung secara langsung diantara pinnya, tetapi 
terhubung bersama dengan analog common. Kapasitor referensi disuplay oleh tegangan 
referensi. Pada akhirnya sistem umpan balik tertutup pada keseluruhan sistem digunakan 
untuk mensuplai kapasitor C
AZ
(Kapasitor Auto-Zero) dan mengkompensasi pengaturan 
tegangan pada komparator, penguat buffer dan integrator. Noise yang terjadi dalam sistem 
menentukan tingkat ketelitian A-Z. 
2 Signal Integrate Phase 
Saat input tinggi (IN-HI) dan input rendah (IN-LO) terhubung melalui pin eksternal 
maka hubungan internal akan terputus dan loop auto-zero akan terbuka. Kemudian konverter 
akan mengintegral perbedaan tegangan antara IN-HI dan IN-LO. Meskipun demikian sinyal 
input tidak akan berbalik dan mempengaruhi tegangan suplai konverter. 
3 Reference De-Integrate 
Input tinggi (IN-HI) terhubung secara bersilangan dengan kapasitor referensi dan 
input rendah (IN-LO) terhubung dengan analog common. Dengan adanya kapasitor referensi 
maka akan membantu integrator output kembali normal apabila tidak ada input. Sinyal input 
menentukan lamanya waktu yang dibutuhkan output untuk kembali ke nol. Besarnya 
pembacaan digital pada display dapat dinyatakan dengan persamaan sebagai berikut: 


367
Vref
Vin
x
1000
............................................................................................. (2.34) 
dengan Vin = tegangan masukan dan Vref = Tegangan Keluaran 
4 Zero Integrator Phase 
Input low terhubung dengan analog common dan kapasitor referensi dimuati oleh 
tegangan referensi. Sistem loop umpan balik yang tertutup pada seluruh sistem pada input 
tinggi akan menyebabkan integrator input kembali ke nol. Phase normal ini berlangsung 
antara 11 dan 140 pulsa clock, tetapi akan bertambah lama hingga 740 pulsa clock setelah 
melakukan konversi yang melebihi kapasitas ic. 
Gambar 4 Konstruksi Digital IC L7107 
IC L7107 didesain dengan driver 7 segment common anoda dengan arus pada segmen 
sebesar 8 mA. Dekade counter bekerja dengan clock frekuensi yang dibentuk pada pin 38, 39 dan 40. 
Frekuensi yang dihasilkan akan dibagi menjadi empat phase yaitu integral sinyal (1000 cacahan), 
referensi de-integrate (0 sampai 2000 cacahan), auto zero (260 sampai 2989 cacahan) dan zero 
integrator (11 sampai 740 cacahan). Output analog yang berasal dari komparator akan menuju control 
logic. Dalam control logic sinyal analog akan dirubah menjadi sinyal digital yang kemudian akan 
dikeluarkan menjadi sinyal digital dalam bilangan hexa.dengan bantuan decode 7 segmen. 

Download 403.92 Kb.
1   2   3   4   5   6   7   8   9   ...   13




Download 403.92 Kb.
Pdf ko'rish