367
Vref
Vin
x
1000
............................................................................................. (2.34)
dengan Vin = tegangan masukan dan Vref =
Tegangan Keluaran
4 Zero Integrator Phase
Input low terhubung dengan analog common dan kapasitor referensi dimuati oleh
tegangan referensi. Sistem loop umpan balik yang tertutup pada
seluruh sistem pada input
tinggi akan menyebabkan integrator input kembali ke nol. Phase normal ini berlangsung
antara 11 dan 140
pulsa clock, tetapi akan bertambah lama hingga 740 pulsa clock setelah
melakukan konversi yang melebihi kapasitas ic.
Gambar 4
Konstruksi Digital IC L7107
IC L7107 didesain dengan driver 7 segment common anoda dengan arus pada segmen
sebesar 8 mA. Dekade counter bekerja dengan clock frekuensi yang dibentuk pada pin 38, 39 dan 40.
Frekuensi yang dihasilkan akan dibagi menjadi empat phase yaitu integral sinyal (1000 cacahan),
referensi de-integrate (0 sampai 2000 cacahan), auto zero (260 sampai 2989 cacahan) dan zero
integrator (11 sampai 740 cacahan). Output analog yang berasal dari komparator akan
menuju control
logic. Dalam control logic sinyal analog akan dirubah menjadi sinyal digital yang kemudian akan
dikeluarkan menjadi sinyal digital dalam bilangan hexa.dengan bantuan decode 7 segmen.