• Show saturation port – To‘yinganlik portini ko‘rsatish – cheklash haqida signal beruvchi portni ko‘rsatish;  Sample time
  • Memory
  • Kompyuterli boshqarish tizimlari




    Download 6,11 Mb.
    Pdf ko'rish
    bet29/60
    Sana23.05.2024
    Hajmi6,11 Mb.
    #251645
    1   ...   25   26   27   28   29   30   31   32   ...   60
    Bog'liq
    KBT

    Integration method 
    – Integratsiya usuli – sonli integratsiya usuli;

    External reset 
    – Tashqi qayta o‘rnatish – tashqi signal orqali qayta 
    o‘rnatish;

    Initial condition 
    – 
    Dastlabki holat – chiqish signalining boshlang‘ich 
    qiymatlarini o‘rnatish;

    Limit output 
    – Chiqish chegarasi - yuqoridan Yuqori va pastdan chiqish 
    signalidagi o‘zgarishlarga cheklovlar kiritish;

    Show saturation port 
    – To‘yinganlik portini ko‘rsatish – cheklash haqida 
    signal beruvchi portni ko‘rsatish;

    Sample time 
    - Namuna vaqti

    Integratsiya usuli ochiladigan ro‘yxatdan tanlanadi. Siz uchta usuldan birini 
    tanlashingiz mumkin:

    Forward Euler - Eylerning to‘g‘ridan-to‘g‘ri usuli;

    Backward Euler - teskari Eyler usuli;

    Trapeziodal – trapetsiya usuli.
    4.15– rasm

    Diskret vaqt integrator blokidan foydalanishga misol to‘rtburchak 
    impulslarni integratsiya qilish uchun. 


    Ushbu usullarning har biri uchun hisoblash munosabatlarini Simulink yordam 
    tizimida topish mumkin. Ular berilmaydi, chunki amaliy modellashtirish uchun 
    bunday munosabatlarni bilish, qoida tariqasida talab qilinmaydi (tegishli usulning 
    mohiyatini bilish kifoya). 4.15 – rasm blokning grafik tasviri ichidagi yozuv Eyler 
    usullari uchun berilgan. 
    Memory 

    oldingi vaqt qadamidan chiqishni kiritish. 
    Xotira bloki o‘z kiritilishini bir asosiy integratsiya vaqt 
    bosqichida ushlab turadi va kechiktiradi. Iterator quyi tizimiga 
    joylashtirilganida, u bir iteratsiyaga kirishni ushlab turadi va 
    kechiktiradi. Bu blok uzluksiz va diskret signallarni qabul 
    qiladi. Blok bitta kirishni qabul qiladi va bitta
    chiqishni hosil qiladi. Har bir signal skaler, vektor, matritsa yoki ND massivi 
    bo‘lishi mumkin. Agar kirish skalar bo‘lmasa, blok kirishning barcha elementlarini 
    bir xil vaqt qadami bilan ushlab turadi va kechiktiradi.
    Dastlabki holat parametridan foydalanib, siz blokning chiqishini birinchi 
    qadam uchun belgilaysiz . Ushbu parametrni ehtiyotkorlik bilan tanlash kiruvchi 
    chiqish xatti-harakatlarini minimallashtirishi mumkin. Biroq siz namuna vaqtini 
    aniqlay olmaysiz. Ushbu blokning namuna vaqti ishlatiladigan hal qiluvchi turiga 
    bog‘liq yoki siz uni o‘zgarmas qilib olishni belgilashingiz mumkin. Namuna 
    vaqtini o‘zgarmas qilib olish parametri namuna vaqti o‘zgarmas qilib olinganligini 
    yoki hal qiluvchiga asoslanganligini aniqlaydi
    .



    Download 6,11 Mb.
    1   ...   25   26   27   28   29   30   31   32   ...   60




    Download 6,11 Mb.
    Pdf ko'rish